Catalogue 
 Ressources numériques 
 Nouveautés 
 Liens utiles 
 Mon compte 
   
Recherche rapideRecherche avancéeRecherche alphabétiqueHistoriqueInformation
Recherche    Modifier la recherche  
> CERGY
 
Elargir la recherche
 
 
 Sur le même sujet :
 
  •  
  • Thèses et écrits académiques
     
     Parcourir le catalogue
      par auteur:
     
  •  
  •  Gantel , Laurent
     
  •  
  •  Verdier , François , 19..-.... , professeur d'électronique
     
  •  
  •  Benkhelifa , Mohamed
     
  •  
  •  Gogniat , Guy , 19..-....
     
  •  
  •  Pétrot , Frédéric , 19..-....
     
  •  
  •  Sassatelli , Gilles , 1972-....
     
  •  
  •  Chillet , Daniel
     
  •  
  •  Université de Cergy-Pontoise , 1991-2019
     
  •  
  •  École doctorale Sciences et ingénierie , Cergy-Pontoise, Val d'Oise
     
  •  
  •  Equipes Traitement de l'Information et Systèmes , Cergy-Pontoise, Val d'Oise
     
     
     
     Affichage MARC
    Auteur : 
    Gantel , Laurent
    Verdier , François , 19..-.... , professeur d'électronique
    Benkhelifa , Mohamed
    Gogniat , Guy , 19..-....
    Pétrot , Frédéric , 19..-....
    Sassatelli , Gilles , 1972-....
    Chillet , Daniel
    Université de Cergy-Pontoise , 1991-2019
    École doctorale Sciences et ingénierie , Cergy-Pontoise, Val d'Oise
    Equipes Traitement de l'Information et Systèmes , Cergy-Pontoise, Val d'Oise
    Titre : 
    Hardware and software architecture facilitating the operation by the industry of dynamically adaptable heterogeneous embedded systems. , Laurent Gantel ; sous la direction de François Verdier et de Mohamed Benkhelifa
    Editeur : 
    2014
    Notes : 
    Titre provenant de l'écran-titre
    Thèse confidentielle jusqu'au 14 avril 2014
    Ecole(s) Doctorale(s) : École doctorale Sciences et ingénierie (Cergy-Pontoise, Val d'Oise)
    Partenaire(s) de recherche : Equipes Traitement de l'Information et Systèmes (Cergy-Pontoise) (Laboratoire), Equipes Traitement de l'Information et Systèmes (Laboratoire)
    Autre(s) contribution(s) : Guy Gogniat (Président du jury) ; Daniel Chillet, Francois Verdier, Fabrice Lemonnier (Membre(s) du jury) ; Frédéric Pétrot, Gilles Sassatelli (Rapporteur(s))
    Thèse de doctorat STIC (sciences et technologies de l'information et de la communication) - Cergy Cergy-Pontoise 2014
    Cette thèse s'intéresse à la définition de mécanismes, aussi bien au niveau logiciel que matériel, facilitant la gestion des systèmes-sur-puce hétérogènes et dynamiquement reconfigurable (HRSoC). L'hétérogénéité de ses architectures se manifeste par la présence à la fois de processeurs de calcul généralistes et de modules matériels reconfigurables. L'objectif de cette thèse est de permettre à un développeur d'application de s'abstraire de cette hétérogénéité en ce qui concerne l'allocation des tâches sur les différentes unités de calcul disponibles. Cette abstraction passe par une première phase d'homogénéisation des interfaces utilisateurs (API) et la définition d'un modèle de thread matériel, au même titre qu'il existe des threads logiciels. Cette homogénéisation se poursuit ensuite dans la gestion de ces threads matériels. Nous avons implémenté des services au niveau du système d'exploitation permettant de sauvegarder, préempter, et restaurer le contexte d'un thread matériel. Des outils de conception ont également été développés afin de surpasser le problème de la relocation d'un thread matériel au sein d'un FPGA. Enfin, la dernière étape a été d'étendre l'accès aux services offerts par tous les systèmes d'exploitation distribués au sein de la plateforme à tous les threads s'exécutant sur celle-ci, indépendamment de leur localisation. Ceci a été réalisé via une implémentation originale de l'API MRAPI. Avec ces trois étapes, nous avons apporté une base solide afin, dans le futur, de proposer au développeur un flot de conception dédié aux architectures HRSoC lui permettant de procéder à une exploration architecturale précise de son système. Finalement, afin d'éprouver le fonctionnement de ces mécanismes, nous avons réalisé une plateforme de démonstration sur FPGA Virtex 5 mettant en scène une application de suivi de cibles dynamique.
    This thesis aims to define software and hardware mechanisms helping in the management the Heterogeneous and dynamically Reconfigurable Systems-on-Chip (HRSoC). The heterogeneity is due to the presence of general processing units and reconfigurable IPs. Our objective is to provide to an application developer an abstracted view of this heterogeneity, regarding the task mapping on the available processing elements. First, we homogenize the user interface defining a hardware thread model. Then, we pursue with the homogenization of the hardware threads management. We implemented OS services permitting to save and restore a hardware thread context. Conception tools have also been developed in order to overcome the relocation issue. The last step consisted in extending the access to the distributed OS services to every thread running on the platform. This access is provided independently from the thread location and is is realized implementing the MRAPI API. With these three steps, we build a solid basis to, in future work, provide to the developer, a conception flow dedicated to HRSoC allowing to perform precise architectural space explorations. Finally, to validate these mechanisms, we realize a demonstration platform on a Virtex 5 FPGA running a dynamic tracking application.
    Configuration requise : un logiciel capable de lire un fichier au format : PDF
    URL: 
    (Accès au texte intégral) http://www.theses.fr/2014CERG0684/document
    http://biblioweb.u-cergy.fr/theses/2014CERG0684.pdf
    http://www.theses.fr/2014CERG0684/abes
    https://tel.archives-ouvertes.fr/tel-01019909
    Sujet : 
    Thèses et écrits académiques
    Ajouter à ma liste 
    Exemplaires
    Pas de données exemplaires


    Pour toute question, contactez la bibliothèque
    Horizon Information Portal 3.0© 2001-2019 SirsiDynix Tous droits réservés.
    Horizon Portail d'Information